电子发烧友网>可编程逻辑>

InnovateFPGA全球创新设计大赛火热报名中 寻基于英特尔边缘FPGA解决方案

随着联网设备和数据的日益丰富,无疑将对能源、资源的使用,以及环境产生全球性的影响。可持续发展已成为当今世界面临的最紧迫的问题之一,它影响着人类生活的方方面面。 今年的 Inn...

2021-08-24 标签:fpga英特尔物联网 97

如何实现SpinalHDL 环境搭建

如何实现SpinalHDL 环境搭建

据说SpinalHDL相比chisel更具优势,这让我有了兴趣,今天开始安装搭建。平常用的linux系统的,但是Intel IDEA安装在Ubuntu上的时候总是卡的不行,就放弃了,其实SpinalHDL可以不用IDE的运行。教学文档...

2021-08-24 标签:软件HDL 254

Verilog是编程语言吗

知乎上刷到一个问题,问性能最强的编程语言是什么?看到高赞回答到是Verilog,然后在评论区就引发了一场Verilog到底算不算编程语言的争论,我觉得比较有意思,所以就也打算唠唠这个事情。...

2021-08-23 标签:Verilog编程 536

如何追溯同一时钟域内partial false path的来源

如何追溯同一时钟域内partial false path的来源

随着设计复杂度和调用IP丰富度的增加,在调试时序约束的过程中,用户常常会对除了自己设定的约束外所涉及的繁杂的时序约束感到困惑而无从下手。举个例子,我的XDC里面并没有指定set_fa...

2021-08-23 标签:TrueTCL集成设计Vivado 649

深度学习视觉系统,高精密检测系统,多相机并行检测系统,机器人视觉系统

深度学习视觉系统,高精密检测系统,多相机并行检测系统,机器人视觉系统

3月17日,2021慕尼黑上海光博会(VisionChina)在上海新国际博览中心盛大开幕。维视智造携最新“黑科技”产品在W1馆1368号展位,为现场观众带来全新智能化体验。 VisionBank AI深度视觉应...

2021-03-19 标签:机器人视觉系统 876

C语言编程中如何求出二叉树后序遍历

题目 已知二叉树前序为 ABDFGCEH 后序序列为 BFDGACEH ,要求输出后序遍历为 FGDBHECA 大体思路 又先序得出根,先序的根后为左树一部分,我们再在中序序列里找到先序的根,此处之前即为左树(可...

2021-08-23 标签:C语言编程二叉树 327

运行nginx所需的最低配置

安全服务器是只允许所需数量的服务器。理想情况下,我们将通过单独启用其他功能来基于最小系统构建服务器。进行最少的配置也有助于调试。如果该错误在最小系统中不可用,则分别添加功...

2021-08-23 标签:服务器nginx 228

基于FPGA的自适应阈值分割算法实现

基于FPGA的自适应阈值分割算法实现

在图像预处理中经常会碰到图像分割问题,把感兴趣的目标从背景图像中提取出来,而经常使用的是简单的全局阈值分割配置,用一个固定常数作为二值分割阈值,从而得到一个二值图像,如果...

2021-08-23 标签:fpgaFPGA设计算法仿真Verilog 706

基于Verilog的“自适应”形态学滤波算法实现

基于Verilog的“自适应”形态学滤波算法实现

一、背景介绍 基于二值图像的滤波算法即形态学滤波,在图像目标采集的预处理中经常被使用到,针对不同的使用场景涉及到腐蚀、膨胀、开闭运算等处理。实际使用中对于不同的分辨率大小...

2021-08-23 标签:FPGA设计滤波图像处理算法Verilog 751

小鸟科技借助Xilinx Kintex? FPGA打造高性价比4K60无损分布式解决方案

小鸟科技借助Xilinx Kintex? FPGA打造高性价比4K60无损分布式解决方案

赛灵思FPGA平台出色的性能和简洁易用的 Vivado?开发工具,助力小鸟科技将业界领先的专业音视频解决方案性能提升1.5倍,并提前半年推向市场。...

2021-08-20 标签:fpga以太网赛灵思Vivado 478

借助自适应加速平台打造能适应快速环境变化的机器人

随着机器人能够适应不断改变的环境,它们的价值和潜在影响也在迅速攀升。...

2021-08-20 标签:fpga机器人AI 931

FPGA与GPU计算存储加速对比:单位功耗性能考量因素

FPGA与GPU计算存储加速对比:单位功耗性能考量因素

使用或者不使用机器学习辅助的分析以及验证,都可以借助计算存储器件进行加速。...

2021-08-20 标签:fpgagpuAI 2603

Xilinx赋能深维科技GIF2WebP动图方案重新定义图像处理未来

Xilinx赋能深维科技GIF2WebP动图方案重新定义图像处理未来

Xilinx? Alveo? U200加速卡助力深维科技 (DeePoly)ThunderImage转码解决方案提供创新的多媒体演示体验。...

2021-08-20 标签:fpgacpu图像处理Xilinx深维科技 1187

如何调试设计中的时钟域交汇问题

如何调试设计中的时钟域交汇问题

本篇博文中的分析是根据客户真实问题撰写的,该客户发现即使时序已得到满足的情况下,硬件功能仍出现错误。最后发现,问题与时钟域交汇 (Clock Domain Crossing) 有关,因此,本篇博文介绍...

2021-08-20 标签:寄存器RTLCDC 2243

一文看懂FPGA行业 5G技术更新迭代 驱动FPGA量价齐升
FPGA新产品:带RISC-V硬核的FPGA系统级芯片来临

FPGA新产品:带RISC-V硬核的FPGA系统级芯片来临

不久前,Microchip发布新闻稿介绍了其新的中等带宽现场可编程门阵列(FPGA)和FPGA系统级芯片(SoC)器件。据其新闻稿介绍,新的FPGA和SoC产品将静态功耗降低了一半,与同类器件相比,具有最小...

2021-08-18 标签:FPGASoC嵌入式视觉RISC-V 3037

如何解决FPGA引脚与LVDS信号相连时兼容性的问题

如何解决FPGA引脚与LVDS信号相连时兼容性的问题

很多工程师在使用Xilinx开发板时都注意到了一个问题,就是开发板中将LVDS的时钟输入(1.8V电平)连接到了VCCO=2.5V或者3.3V的Bank上,于是产生了关于FPGA引脚与LVDS(以及LVDS-33,LVDS-25)信号相连时...

2021-08-19 标签:fpgaXilinxlvdsbank 1152

逻辑层接口的IO口如何使用

逻辑层接口的IO口如何使用

上篇博文:【FPGA】SRIO IP核系统总览以及端口介绍(一)(User Interfaces 之 I/O Port)根据数据手册PG007,介绍到了逻辑层接口的IO口,今天想研究下,这些端口如何使用,结合实际问题来想想这个...

2021-08-18 标签:fpgaIP端口 1201

Verilog数字系统基础设计中的循环冗余校验

CRC(循环冗余校验) CRC介绍 临时“插播”,后面有实例。 CRC(Cyclic Redundancy Check,循环冗余校验)是数据帧传输中常用的一种差错控制编码方式,针对要发送的数据帧,使用一些特定的多项式...

2021-08-17 标签:寄存器数据LinuxWINDOWScrc 2051

Verilog语言中阻塞和非阻塞赋值的不同

来源:《Verilog数字系统设计(夏宇闻)》 阻塞和非阻塞赋值的语言结构是Verilog 语言中最难理解概念之一。甚至有些很有经验的Verilog 设计工程师也不能完全正确地理解:何时使用非阻塞赋值何...

2021-08-17 标签:振荡器Verilog阻塞 1483

FPGA厂商京微齐力入选北京市2021年度第三批“专精特新”中小企业

FPGA厂商京微齐力入选北京市2021年度第三批“专精特新”中小企业

日前,北京市经济和信息化局发布了关于对北京市2021年度第三批拟认定“专精特新”中小企业名单进行公示的通知,公示时间为7月20日至27日。 京微齐力一直专注于国产FPGA芯片的研发设计,具...

2021-08-17 标签:fpgaFPGA芯片京微齐力 1303

可编程逻辑器件随着半导体集成电路的4个阶段

可编程逻辑器件随着半导体集成电路的4个阶段

可编程逻辑器件伴随着半导体集成电路的发展而不断发展,其发展可以划分为以下4个阶段。...

2021-08-17 标签:fpgaFlaShEEPROM可编程逻辑只读存储器 2794

澎峰Artix 7 FPGA开发套件新品上线 奉送RISC-V Core开发实例

澎峰Artix 7 FPGA开发套件新品上线 奉送RISC-V Core开发实例

新款的RV开发板,已经新鲜出炉啦!这次带来的 Perf-V1开发板 ,既可以学习 FPGA编程 ,也能学习 RISC-V?Core设计和验证 。你不打算来试一下吗? ? ? Perf-V开发板 ? 此款开发板使用的是? xilinx?...

2021-08-16 标签:fpgaXilinx开发板RISC-V 2456

基于MiniStar的FPGA串口0中断

基于MiniStar的FPGA串口0中断

连载实验5配套视频指导手册及源码 链接: https://pan.baidu.com/s/1J2B_Gr0SNhDCtu71ZV15qQ 提取码:7tef MiniStar板卡资料 链接: https://pan.baidu.com/s/1YgPDikfGBPqh7gYb-_hqQg 提取码:4rxx 核心板和底板分离设计,仅...

2021-08-16 标签:代码存储芯片内嵌Flash编程 978

浅谈集成FPGA的两种方式:eFPGA(SoC)& cFPGA(SiP)

浅谈集成FPGA的两种方式:eFPGA(SoC)& cFPGA(SiP)

目前流行的两种集成方案分别是embedded FPGA(以下简称eFPGA集成方案)以及FPGA Chiplets(以下简称cFPGA集成方案)1.eFPGA集成方案eFPGA是嵌入到SoC中的FPGA IP核,可以是软核或者是硬核,工艺节点往往需要和...

2021-08-16 标签:fpgasoc 1642

Lattice基于三星28nm FD-SOI平台推出FPGA产品加强边缘AI能力

Lattice基于三星28nm FD-SOI平台推出了一系列FPGA产品,包括在嵌入式视频方面应用比较多的CrossLink-NX,重新定义的Certus-NX,去年Q4问世的基于安全的FPGA Mach-NX,以及最新推出的CertusPro-NX,另外明年还...

2021-08-14 标签:fpga芯片AI 2966

FPGA与GPU计算存储单位功耗性能

为了提升计算基础设施的性能,并紧跟数据分析与 AI 不断攀升的需求,众多企业将硬件加速视为主要的解决方案。在大多数情况下,先进的可编程硬件(主要是指 GPU 和 FPGA)是加速的主要方式...

2021-08-13 标签:fpga驱动器三星电子gpu 3921

ARM汇编语言代码节中的文字池是什么

说到文字池,首先第一个问题:什么是文字池?文字池又叫literal pool,它的本质就是ARM汇编语言代码节中的一块用来存放常量数据而非可执行代码的内存块。 那为什么要使用文字池呢?当想要...

2021-08-13 标签:arm编程 2419

在Vitis中把Settings信息传递到底层的Vivado

本篇文章来自赛灵思高级工具产品应用工程师 Hong Han. 本篇博文将继续介绍在Vitis中把Settings信息传递到底层的Vivado. 对于Vivado实现阶段策略的指定: --vivado.impl.strategies 举例设置需要尝试的实现...

2021-08-13 标签:编译DFxVivado 1309

FPGA中浮点运算定标实现方法

有些FPGA中是不能直接对浮点数进行操作的,只能采用定点数进行数值运算。对于FPGA而言,参与数学运算的书就是16位的整型数,但如果数学运算中出现小数怎么办呢?要知道,FPGA对小数是无能...

2021-08-12 标签:fpga数据浮点运算 1732

宇称电子与医疗影像厂商联合研发PET/CT分子影像诊断信号处理专用ASIC NeuXF1

宇称电子与医疗影像厂商联合研发PET/CT分子影像诊断信号处理专用ASIC NeuXF1

宇称电子与医疗影像厂商联合研发的PET/CT分子影像诊断信号处理专用ASIC NeuXF1,历时2年多精心打造,完全基于国内半导体产业链配套,具有高集成度和多通道等特点,达到国际领先的水平,突破...

2021-08-11 标签:asic医疗设备医疗电子CTASIC芯片 5722

编辑推荐厂商产品技术软件/工具OS/语言

狠狠cao在线视频观看_青青青视频在线观看_免费的三级黄网站